직무 · 삼성전자 / 공정설계

Q. GIDL 전류 활용

반도체 성능 저하에 영향을 주는 GIDL전류가
플래시 메모리에서 셀의 비트 상태를 감지하는 전류로 활용될 수 있나요?

이 외에도 GIDL 전류 등의 누설 전류가 어떻게 처리되고 활용되는 지 궁금합니다.

답변이 안보이시나요? 직접 질문해보세요.
글자수: 0 / 500
인기 사례
Q. 4학년 취업준비관련 질문
제가 준비한 것들은 학점: 3.85/4.5 어학: 오픽 IM1(현재 다시 준비중입니다.) 반도체공정실습 1회 ,나노기술연구협의회 나노소자공정 수료 반도체 테스트 현장실습 1달, 온라인 테스트 교육 8h 수료 한국반도체아카데미 테스트 프로그램 개발 및 분석 수료 코멘토 국비지원 공정설계 수료 수상3회(캡스톤1회, 전공기초설계 대회 수상1회, 직무 무관1회) 고민인점은 직무를 정하지 못했다는점과(공정설계, 공정기술, 테스트 중) 위 경험중 자소서에 쓸만한 경험이 없다는 점입니다. 또 추가적으로 어떤것을 준비하면 좋은지 조언 부탁드립니다.

Q. FinFET 로직노드 기준?
안녕하세요 현재 학부연구생으로 TCAD를 배우고 있는 학부생입니다. 다름이 아니라 로직노드를 기준으로 몇나노를 정할 때, 일반적인 Planar MOSFET은 Gate Length를 기준으로 하는 반면, FinFET에서는 Fin Width로 하는 것 같습니다. 질문 사항은 다음과 같습니다. 1. 왜 FinFET은 Gate Length가 아니라 Fin Width를 기준으로 하는지? 2. GAA 구조에서는 그럼 Nanosheet의 Width로 하는지 아니면 Gate Length로 잡는지?

Q. 공정설계 spec 제시
안녕하세요. 직무부트캠프를 통해서, 실제 공정 데이터를 통해서 공정 spec을 제시하려고 합니다. 저는 공정 spec 제시할 때 수율을 기준으로 상위 10가지의 값을 평균 내어 스펙을 도출했는데요, 실제 업무에서는 어떻게 스펙을 제시하는지 궁금합니다.