스펙 · 모든 회사 / 공정기술

Q. 지방사립대 전기전자공학 학점 관련 질문입니다.

안녕하십니까? 반도체 회사 공정기술 직무에 입사를 희망하고 있는 예비 4학년 학생입니다.

1학년 1학기에 수강했던 프로그래밍 언어(3학점)-D0, 설계과목(2학점)-D+ 받은 기록이 있습니다.
둘 다 해결하고 싶지만 사정 상 둘 중 한 가지 과목만 취소(설계과목)하거나 재수강(프로그래밍 언어) 할 수 있는 상황인데

현재 누계 학점 4.06, 전공 학점 4.33
만약 취소를 하게 되면 누계 학점 4.11, 전공 학점 4.43(당장 취소 가능, 시간 절약 가능, 프로그래밍 언어 D0로 남음)
재수강을 하게 되면 누계 학점 4.13, 전공 학점 4.33이 됩니다.(시간 절약 불가능, 설계 과목 D+로 남음)

둘 중 어느 과목을 선택해야 공정기술 직무 입사에 영향을 덜 미칠지 혼자서는 결론이 나지 않아 도움을 받고자 글을 작성하게 되었습니다.

감사합니다.

답변이 안보이시나요? 직접 질문해보세요.
글자수: 0 / 500
인기 사례
Q. [반도체] Depo Rate vs Uniformity
안녕하세요. Thinfilm 공정에 관한 궁금증이 생겨 질문드립니다. 며칠 전에 데이터 분석 교육을 수강하면서 CVD Split 공정 평가 결과 분석 프로젝트를 진행했습니다. 먼저 split group별 THK를 시각화해서, 가장 target에 근접한 group 3가지를 선별한 후, 그 3가지 중 Depo Rate,Uniformity를 비교했었습니다. 현업에서는 Depo Rate vs Uniformity가 충돌하는 경우가 있는지, 그렇다면 어떤 것이 왜 우선인지 알고 싶습니다. 제가 고민해 봤을 때는, 아무래도 unif가 우수해야 한 wafer에서 나오는 die가 많아질 테고, depo rate가 조금 떨어지더라도 똑같은 개수의 die를 만든다고 했을 때 wafer가 덜 들어가니까 좋지 않나 싶습니다. 그런데 또 batch type이라면 depo rate가 높은 게 좋은가 싶기도 합니다 ㅠㅠ 감사합니다!

Q. 솔더볼크기를 어떻게 줄이나요?
패키지, 후공정 엔지니어 현직자분들은 솔더 볼의 크기를 줄이기 위한 노력을 한다곤 하는 ptich, width을 줄이귀 위해 어떤 공정 변수 및 조건들은 바꾸시는지 궁금합니다

Q. FLIP CHIp 패키지 질문드립니다
플립칩 패키지에서 칩과 붙어 있는 작은 범프와 맨 아래 기판에 달려 있는 큰 범프 2개로 나누어져잇는데 작은 범프는 칩과 기판을 연결해줘 전기적 신호가 나갈수 있게 해주는 역할이고 맨 아래 있는 큰 범프들은 기판과 회로를 연결해주는걸로 알면될까요? 또한 substrate랑 PCB랑 차이점도 알려주세요